单片机与CPLD/FPGA的接口方式


  与大规模CPLD有很强的互补性。单片机具有性价比高、功能灵活、易于实现人机对话和良好的数据处理能力等优点;CPLD/则具有高速度、高可靠性以及开发便捷、灵活等优点。以此两类器件相结合的结构在许多高性能仪器仪表和电子产品中已经被广泛应用。

  单片机与CPLD/F的接口方式一般有两种,即总线方式与独立方式。

  1.总线方式
  
  单片机以总线方式与CPLD/GA进行数据与控制信息通信有如下优点。  

  (1)速度快。其通信工作时序是纯硬件行为,对于MCS-51单片机,只需一条指令就能完成所需的读/写时序,如:

  其中,CPLD_addr为地址,Data_tem为数据暂存单元。

  (2)节省CPLD芯片的I/O口线。如下图所示,如果将图中的译码器DECODER设置足够的译码输出,并安排足够的锁存器,就能仅通过19根I/O口线在FPGA与单片机之间进行各种类型的数据与控制信息交换。

  (3)与非总线方式相比较,单片机编程简捷,控制可靠。

  在CPLD/FPGA中通过逻辑切换,单片机易于与SRAM或ROM接口。这种方式有许多优势,如利用类似于系统的的工作方式,首先由CPLD/FPGA与接口的高速等器件进行高速数据采样,并将数据暂存于SRAM中,采样结束后,通过切换,使单片机与SRAM以总线方式进行数据通信,以便发挥单片机强大的数据处理能力。

  根据单片机外部操作时序,ALE为地址锁存使能信号,可利用其下降沿将低8位地址锁存于CPLD/FPGA中的地址锁存器(LATCH_ADDRES)中;当ALE将低8位地址通过P0锁存的同时,高8位地址已稳定建立于P2口,单片机利用读指令允许信号PSEN的低从外部ROM中将指令从PO口读入,其指令读入的时机是在PSEN的上升沿之前。

  接下来,由P2口和PO口分别输出高8位和低8位数据地址,并由ALE的下降沿将PO口的低8位地址锁存于地址锁存器。若需从CPLD/FPGA中读出数据,单片机则通过指令“Data_tem=CPLD_addr”使RD信号为低电平,由PO口将锁存器LATCHIN1中的数据读入累加器A;但若欲将累加器A的数据写进CPLD/FPGA,则需通过指令“CPLD_addr=Data_tem”  和写允许信号WR。

  这时,DPTR中的高8位和低8位数据作为高、低8位地址分别向P2和PO口输出,然后由WR的低电平并结合译码,将累加器A的数据写入下图中相关的锁存器。

  由8051将数据#5AH写入目标器件中的第一个寄存器LATCH_OUT1的指令是:

  当READY为高电平时,8051从目标器件中的寄存器LATCH_IN1将数据读入的指令是:

  2.独立方式
  
  和总线接口方式不同,几乎所有单片机都能以独立接口方式与CPLD/FPGA进行通信,其通信的时序方式可由所设计的软件自由决定,形式灵活多样。其最大的优点是CPLD/FPGA中的接口逻辑无需遵循单片机内固定总线方式的读/写时序。CPLD/FPGA的逻辑设计与接口的单片机程序设计可以分先后相对独立地完成。事实上,目前许多流行的单片机已无总线工作方式,如AT89C2051、97C2051、284系列、P16C5X系列等。