DDR内存插槽


  主板上常见的内存插槽有DDR与SDRAM两种,DDR内存插槽为184个引脚,SDRAM内存插槽为168个引脚。

  DDR内存插槽的外观及引脚排列如上图、下图所示。

 

      DR内存插槽各个引脚的定义如表所示。

引脚序号 引脚定义 功能描述 引脚序号 引脚定义 功能描述
A1 SMBCLK SPD串行时钟线(I) B1 2.5V 2.5V输入
A2 SMBDATA SPD串行数据线(IIC) B2 SA2 SPD地址线
A3 WP SPD写保护 B3 SA1 SPD地址线
A4 GND B4 SA0 SPD地址线
A5 D59 数据线 B5 2.5V 2.5V电压输入
A6 D58 数据线 B6 D63 数据线
A7 DQS#7 数据选通 B7 D62 数据线
A8 2.5V 2.5V电压输入 B8 DQM7 数据掩码
A9 D57 数据线 B9 GND
A10 D56 数据线 Bl0 D61 数据线
All 2.5V 2.5V电压输入 Bll D60 数据线
A12 GND B12 NC 空脚
A13 D51 数据线 B13 2.5V 2.5V电压输入
A14 D50 数据线 B14 D55 数据线
A15 DQS#6 数据选通 B15 D54 数据线
A16 2.5V 2.5V电压输入 B16 DQM6 数据掩码
A17 DCLK2 差分时钟信号对 B17 2.5V 2.5V电压输入
A18 DCLK2#   B18 NC 空脚
A19 GND B19 D53 数据线
A20 D49 数据线 B20 D52 数据线
A21 D48 数据线 B21 2.5V 2.5V电压输入
A22 NC/CS2 空脚/片选(4个片选信号则使用) B22 NC/CS3 空脚/片选(4个片选信号则使用)
A23 2.5V 2.5V电压输入 B23 D47 数据线
A24 D43 数据线 B24 D46 数据线
A25 D42 数据线 B25 GND
A26 DQS#5 数据选通 B26 DQM5 数据掩码
A27 GND B27 CS#1 片选信号
A28 SCASA# 列选信号 B28 CS#0 片选信号
A29 D41 数据线 B29 2.5V 2.5V电压输入
A30 SWEA# 写允许信号 B30 D45 数据线
A31 2.5V 2.5V电压输入 B31 SRASA# 行选信号
A32 D40 数据线 B32 D44 数据线
A33 D35 数据线 B33 GND
A34 BAO 逻辑阵列地址 B34 D39 数据线
A35 GND B35 D38 数据线
A36 D34 数据线 B36 DQM4 数据掩码
A37 DQS#4 数据选通 B37 2.5V 2.5V电压输入
A38 D33 数据线 B38 D37 数据线
A39 2.5V 2.5V电压输入 B39 D36 数据线
A40 D32 数据线 B40 GND
A41 BA1 ‘逻辑阵列地址 B41 CB7 E校验数据
A42 CB3 ECC校验数据 B42 2.5V 2.5V电压输入
A43 GND B43 CB6 ECC校验数据
A44 CB2 ECC校验数据 B44 A10 地址线
A45 AO 地址线 B45 DQM8 数据掩码
A46 DQS8 数据选通 B46 GND
A47 2.5V 2.5V电压输入 B47 DCLKO# 差分时钟信号对
A48 CB1 ECC校验数据 B48 DCLKO  
A49 CBO ECC校验数据 B49 2.5V 2.5V电压输入
A50 A1 地址线 B50 CB5 ECC校验数据
A51 GND B51 CB4 ECC校验数据
A52 A2 地址线 B52 D31 数据线
A53 D27 数据线 B53 GND
A54 D26 数据线 B54 D30 数据线
A55 2.5V 2.5V电压输入 B55 A3 地址线
A56 A4 地址线 B56 DQM3 数据掩码
A57 DQS#3 数据选通 B57 2.5V 2.5V电压输入
A58 D25 数据线 B58 D29 数据线
A59 GND B59 D28 数据线
A60 D24 数据线 B60 A6 地址线
A61 A5 地址线 B61 GND
A62 D19 数据线 B62 D23 数据线
A63 2.5V 2.5V电压输入 B63 A8 地址线
A64 A7 地址线 B64 D22 数据线
A65 D18 数据线 B65 2.5V 2.5V电压输入
A66 A9 地址线 B66 DQM2 数据掩码
A67 GND B67 A11 地址线
A68 DQS#2 数据选通 B68 D21 数据线
A69 D17 数据线 B69 GND
A70 D16 数据线 B70 A12 地址线
A71 2.5V 2.5V电压输入 B71 D20 数据线
A72 CKEO 时钟使能 B72 BA2 逻辑阵列地址
A73 D11 数据线 B73 2.5V 2.5V电压输入
A74 D10 数据线 B74 CKE1 时钟使能
A75 GND B75 D15 数据线
A76 DCLK1# 差分时钟信号对 B76 D14 数据线
A77 DCLK1   B77 2.5V 2.5V电压输入
A78 2.5V 2.5V电压输入 B78 DQM1 数据掩码
A79 DQS#1 数据选通 B79 D13 数据线
A80 D9 数据线 B80 D12 数据线
A81 D8 数据线 B81 2.5V 2.5V电压输入
A82 GND B82 A13 地址线
A83 NC 空脚 B83 NC 空脚
A84 NC 空脚 B84 NC 空脚
A85 D3 数据线 B85 GND
A86 2.5V 2.5V电压输入 B86 D7 数据线
A87 D2 数据线 B87 D6 数据线
A88 DQS#0 数据选通 B88 DQM0 数据掩码
A89 D1 数据线 B89 2.5V 2.5V电压输入
A90 GND B90 D5 数据线
A91 DO 数据线 B91 D4 数据线
A92 VREF 基准电压 B92 GND

  对于DDR内存插槽的检测,2.5V电压输入引脚、时钟输入引脚为重要检测点。

  使用测量2.5V电压输入引脚的电压是否达到了2.5V。如果电压不正常,则应检查内存供电。

  使用示波器测量DCLK(0~2)#与DCLK(0~2)时钟输入引脚时钟信号是否正常(及幅值要符合标称值)。如果时钟信号不正常,则应检查时钟电路。

  另外还可以再测量各个地址线、数据线的对地阻值,相同功能的地址线、数据线,其对地阻值均应相同(测量要在断开的情况下进行)。如果对地阻值相差过大,则应检查相关引脚至北桥芯片之间的线路,北桥芯片损坏的可能性较大。